《DELL 13系統(tǒng)筆記本主板的電路圖Power on Sequence(DH3)》由會員分享,可在線閱讀,更多相關《DELL 13系統(tǒng)筆記本主板的電路圖Power on Sequence(DH3)(34頁珍藏版)》請在裝配圖網上搜索。
1、緯創(chuàng)文化推動活動緯創(chuàng)文化推動活動進度報告進度報告WKS2002 10 11DELL DH3 Power on Sequence3B ME6S00 3B ME6S00 PCBA RE PCBA RE LEO WANGLEO WANG2008/03/202008/03/202Notebook的開機過程的開機過程 整個Notebook的開機過程分為硬件啟動和軟件啟動硬啟動是指POWER的動作過程而軟啟動部分是指BIOS的POST過程先是硬件啟動而后是軟件啟動,了解開機過程,對主板功能維修是很重要的,因為很多功能不良板特別是當機板,可以根據(jù)開機的順序從而判斷系統(tǒng)哪部分有問題如果是無顯示的板可以從DEB
2、UGE CARD診斷系統(tǒng)運行的位址找到系統(tǒng)哪部分有問題 從而使分析問題做到有的放失,不至于瞎子摸象 這里我們介紹“硬啟動POWER的動作過程”-Power on Sequence(Notebook M/B上電時序)3M/B Power on Sequence基本理論基本理論 Power是整個M/B動作的源泉,如果沒有電壓M/B將是一片漆黑,一片冰涼,就象一座城市沒有電一樣,什麼都干不了.電壓異常就會造成M/B工作的不穩(wěn)定,甚至損壞燒毀M/B.Power on Sequence(上電時序)為硬啟動各電壓動作過程的先後順序.這就象自然規(guī)律一樣環(huán)環(huán)相扣不可違背,不然硬啟動就會失敗.這里就DELL D
3、H3機種介紹M/B Power on Sequence 4DH3 Block Diagram5第一階段第一階段-BAT+RTCVCC(3.3V);用做啟動晶振電壓,實時時鐘;為ICH內的CMOS供電.-7-6.9-6.96第二階段第二階段-插入插入adapter未按power_sw#AD+_JK即為Adapter直接供給電壓19V.AD+_JK通過R263 R269分壓給U46(P溝道MOS)G極3V左右的開啟電壓,滿足U46的導通條件 AD+_JK轉換成AD+19V.-67第二階段第二階段-插入插入adapter未按power_sw#AD+供給U36(Charge chip)MAX8731_
4、DCIN,和AD+經R15/R17分壓的MAX8731_ACIN.AD+又經U50(P溝道MOS)轉換成DCBATOUT(M/B真正需要的電壓19V).-6-5-5.1-68第二階段第二階段-插入插入adapter未按power_sw#DCBATOUT供給U69(TPS51120)DCBATOUT_51120.直接產生+5V_AUX_S5,+3D3V_AUX_S5兩個最基礎的電壓.power_sw#觸發(fā)前狀態(tài)下主板需要的各種電壓.+3D3V_AUX_S5也替代Battery給CMOS供電.-5-5-4.9-4.99第二階段第二階段-插入插入adapter未按power_sw#AD+供給U36(
5、Charge chip)MAX8731_DCIN,和經R15/R17分壓的MAX8731_ACIN.U36產生MAX8731_LDO=ACAV_IN(3.3V高電位).ACAV_IN為Hi經Q5(N溝道MOS)將AC_IN#拉成低電位Low給U17(KBC).-6-6-5.1-5-4-4-3.9-4.1-4.110第二階段第二階段-插入插入adapter未按power_sw#AC_IN#低電位輸入U17(KBC),U17就產生S5_ENABLE高電位3.3V,去開啟 S5 電壓.同時還產生PM_LAN_ENABLE高電位3.3V,去開啟LAN CHIP需要的S5電壓.+3D3V_AUX_S5為
6、U17工作電壓.-3.9-4.9-3-211第二階段第二階段-插入插入adapter未按power_sw#S5_ENABLE=3V/5V_EN為“Hi”給U69(TPS51120)去開啟S5電壓.-3-2.912第二階段第二階段-插入插入adapter未按power_sw#S5電壓3V/5V_EN輸入U69(TPS51120)用作開啟電壓,通過“PWM(脈寬調幅)電路”開啟5V_S5,3D3V_S5.DCBATOUT為輸入供電電壓.+VCC_TPS51120為芯片工作電壓,51120_VREF2為參考電壓.輸出CPUCORE_ON表示5V_S5 3D3V_S5正常,為開啟後面VCC_CORE_
7、S0.-2.9-2.7-2.7513第二階段第二階段-插入插入adapter未按power_sw#S5電壓PM_LAN_ENABLE 3.3V為Hi輸入Q10(N溝道MOS)G極,Q10導通.使Q11(P溝道MOS)G極接地成低電位Low.Q11(P溝道MOS)G極為低電位滿足溝道導通條件,使3D3V_S5產生3D3V_LAN_S5供給LAN CHIP.-2-1.9-2.714第三階段第三階段-觸發(fā)power_sw#POWER_SW#為開機瞬時脈沖,是低有效信號,當此信號被按Switch拉Low時去觸發(fā)U17(KBC),其寬度與按switch時間相關,使KBC發(fā)給ICH的PM_PWRBTN#也
8、瞬時被拉Low ,ICH收到脈沖信號就會發(fā)出信號去開啟後面的電壓.同時KBC還給一個RSMRST#_KBC高電位送給ICH.-11.1111.215第三階段第三階段-觸發(fā)power_sw#PM_PWRBTN#為ICH收到的脈沖信號.當ICH偵測到PM_PWRBTN#對地短路及RSMRST#為Hi時,ICH會使PM_SLP_S4#訊號為Hi,去開啟S3電壓.接著ICH會使PM_SLP_S3#訊號為Hi,去開啟S0電壓.1.22341.116第四階段第四階段-PM_SLP_S4#=S3 PowerPM_SLP_S4#訊號為Hi,開啟1D8_S3電壓.主要為DIMM和MCH供電.5V_S5為芯片工作
9、電壓,DCBATOUT為PWM供電電壓.1D8_S3輸出正常電路同時輸出CPUCORE_ON,去開啟後面VCC_CORE_S0.33.1-2.7517第四階段第四階段-PM_SLP_S4#=S3 PowerPM_SLP_S4#訊號為Hi,開啟DDR_VREF_S3.提供MCH/DIMM參考電壓.LDO(線性轉換)電路.1D8V_S3為供電電壓,5V_S5為芯片工作電壓.343.14.13.218第四階段第四階段-PM_SLP_S3#=S0 PowerPM_SLP_S3#訊號為Hi,去開啟S0電壓.當系統(tǒng)休眠時,ICH給出PM_SLP_S3#訊號為Low,系統(tǒng)會關掉它開啟的所有 S0 POWER
10、,及後面的電壓.431.11.2219第四階段第四階段-PM_SLP_S3#=S0 PowerPM_SLP_S3#訊號為Hi,開啟DDR_VREF_S0.主要為DIMM工作信號提供參考電壓.LDO電路.1D8V_S3為供電電壓,5V_S5為芯片工作電壓.343.14.13.220第四階段第四階段-PM_SLP_S3#=S0 PowerPM_SLP_S3#訊號為Hi,Q12導通D極被接地,DCBATOUT(19V)經R412/R411分壓給Q16(P溝道MOS)G極4.5V的電壓,Q16導通配合周邊電路產生RUN_POWER_ON 9V,RUN_POWER_ON開啟U64 U23 U63(N溝道
11、MOS)開啟5V_S0,3D3V_S0,1D8V_S0.44.14.14.3-521第四階段第四階段-PM_SLP_S3#=S0 PowerPM_SLP_S3#訊號為Hi,輸入U9開啟1D05V_S0.主要為ICH MCH CPU供電.PWM電路.5V_S5為芯片電路工作電壓,DCBATOUT為PWM供電電壓.1D05V_S0 OK芯片輸出CPUCORE_ON,去開啟後面VCC_CORE_S0.44.24.2-2.7-522第四階段第四階段-PM_SLP_S3#=S0 PowerPM_SLP_S3#訊號為Hi,輸入U59開啟VCC_CORE_P=VCC_GFX_CORE_S0.主要為顯卡這一塊
12、供電.PWM電路.5V_S5為芯片電路工作電壓,DCBATOUT為PWM供電電壓.44.2-5-2.723第四階段第四階段-PM_SLP_S3#=S0 PowerPM_SLP_S3#訊號為Hi,由1D8V_S3生成1D5V_S0.LDO電路,5V_S0為芯片工作電壓.1D5V_S0正常輸出CPUCORE_ON.PM_SLP_S3#訊號為Hi,由1D8V_S3生成1D25V_S0.LDO電路,5V_S0為芯片工作電壓.1D25V_S0正常輸出CPUCORE_ON.3.13.14.4444.4-2.7-2.724第四階段第四階段-VCC_CORE_S01.CPUCORE_ON 3.3V為Hi輸入U
13、40開啟VCC_CORE_S0.PWM電路5V_S0為芯片工作電壓,DCBATOUT為輸入供電電壓.2.送出VGATE_PWRGD 3.3V高電位給MCH,告訴MCH主機板電源正常準備就緒.CLK_EN#低電位後經轉換電路為3.3V VRMPWRGD高電位給ICH.告訴ICH VRMPWR正常準備就緒.56.16.14.1-54.125第四階段第四階段-VCC_CORE_S0VCC_CORE_S0 CPU工作電壓.626第五階段第五階段-VGATE_PWRGDVGATE_PWRGD=PM_POK_R告訴MCH PWROK CL_PWROK主機板電源正常準備就緒.6.16.26.26.227第五
14、階段第五階段-VRMPWRGDCLK_EN#低電位Low,Q20截止,轉換為VRMPWRGD為Hi給ICH.告訴ICH VRMPWR正常準備就緒.6.26.26.128第五階段第五階段-PM_PWROK5V_S0為U60 Thermal芯片工作電壓,Thermal 芯片送出PM_PWROK給ICH.告訴ICH主機板電源正常準備就緒.Thermal芯片主要幀測主板溫度,主板溫度變化做出相應的動作.6.34.129第五階段第五階段-PM_PWROKPM_PWROK告訴ICH PWROK CLPWROK主機板電源正常準備就緒.ICH送出H_PWRGOOD給CPU.告訴CPU主機板電源正常準備就緒.送
15、出CK_PWRGD給CLOCK芯片開啟CLOCK.7.16.36.3730第六階段第六階段-CK_PWRGD=CLOCKCK_PWRGD開啟CLOCK.M/B會以14.318MHZ為參考頻率,再經由時脈產生器產生多組不同的頻率供給系統(tǒng)使用.7.131第七階段第七階段-RST#ICH收到上面電源正常準備就緒信號及正常Clock時鐘信號.ICH就送出PCI_PCIRST#PCI_PLTRST#系統(tǒng)復位信號.PLTRST#送給MCH開啟H_RESET#重置CPU.7.27.27.27.232第七階段第七階段-RST#PLTRST#輸入MCH.MCH送出H_RESET#給CPU,重置CPU.87.233第七階段第七階段-H_RESET#H_ADS#MCH發(fā)出H_RESET#給CPU.便達到重置CPU的目的.硬件啟動部分到此結束,系統(tǒng)啟動權交由BIOS.進入軟啟動狀態(tài).發(fā)出H_ADS#.9834M/B Power on Sequence基本理論基本理論 以上POWER電壓 CLOCK時脈 RESET復位及相關傳送訊號線路環(huán)環(huán)相扣,若有任何地方出現(xiàn)問題都將造成主機板故障而無法正常動作,維修時若把握以上要點相信要找出問題點將不是件難事.“給予總是相互 資源需要共享 工作才能更輕松”