基于PLL信號發(fā)生器的設計資料
基于PLL信號發(fā)生器的設計資料,基于,pll,信號發(fā)生器,設計,資料
基于PLL信號發(fā)生器的設計摘 要: 隨著無線通信技術的應用和發(fā)展,對高質量的高頻信號源要求日益迫切,這主要表現在對頻率的穩(wěn)定度和準確度的要求越來越高,并且希望能方便地調整頻率。常見的信號產生方法很難滿足這些要求,如石英晶體振蕩器可以達到很高的頻率穩(wěn)定度,但是調整頻率困難;LC振蕩器調整頻率比較容易,但是頻率穩(wěn)定度和精度方面又達不到要求。而鎖相環(huán)頻率合成技術則可以同時滿足兩方面的要求。本設計正是基于這種技術來產生正弦波信號的,通過單片機控制頻率合成器,從而控制信號的輸出頻率。為了便于觀察頻率的變化,用數碼管監(jiān)測輸出頻率值并把當前值送到存儲器存儲。此設計電路可以產生頻率穩(wěn)定度、精度高的正弦波。關鍵詞:鎖相環(huán) 單片機 存儲器The Design of Signal Generator Based on thePLL Abstract: With the application and development of wireless communication, it is demands for signal sources with high-quality and high-frequency;it is not only mainly reflected in the frequency stability and accuracy but also in hoping that the frequency could be easily adjusted. However, it is difficult to meet these demands by the common way generating signal source. For example, although quartz crystal oscillator can reach high stability of frequency, the adjustments of frequency is inconvenience; LC oscillator frequency adjustment is very convenient, But the stability and accuracy of frequency cant meet requirement. Compared with the methods above. phase locked loop frequency synthetic technology can meet all various aspects demands. The design is based on this technology to generate sine wave signal, frequency synthesizers is controlled by the Single Chip Microcomputer and controls the output frequency. In order to make convenience to observe the change of frequency, the system uses LED to monitor the output frequency and then send it to the memory devices. This design can generate sine wave with high stability and precision frequency.Keyword: Phase locked loop Single Chip Microcomputer Memory目 錄1引言12設計要求13 方案論證與比較14 系統(tǒng)組成25 鎖相環(huán)介紹36單元電路設計56.1壓控振蕩器56.2 鎖相環(huán)式頻率合成器的設計76.3低通濾波器 106.4電源切換電路設計 106.5 電源電路設計116.6 存儲電路設計116.7 電子控制單元電路(ECU)146.8 頻率測量顯示電路187 軟件設計198 測試結果219 結論22參考文獻23致謝24附錄1:程序25附錄2:總電路圖44英文資料及中文翻譯45
收藏
編號:2689595
類型:共享資源
大?。?span id="24d9guoke414" class="font-tahoma">741.05KB
格式:ZIP
上傳時間:2019-11-28
5
積分
- 關 鍵 詞:
-
基于
pll
信號發(fā)生器
設計
資料
- 資源描述:
-
基于PLL信號發(fā)生器的設計資料,基于,pll,信號發(fā)生器,設計,資料
展開閱讀全文
- 溫馨提示:
1: 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
2: 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
3.本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
5. 裝配圖網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
裝配圖網所有資源均是用戶自行上傳分享,僅供網友學習交流,未經上傳用戶書面授權,請勿作他用。